特黄三级爱爱视频|国产1区2区强奸|舌L子伦熟妇aV|日韩美腿激情一区|6月丁香综合久久|一级毛片免费试看|在线黄色电影免费|国产主播自拍一区|99精品热爱视频|亚洲黄色先锋一区

  • 語言產(chǎn)業(yè)
    語言產(chǎn)業(yè),顧名思義,是以滿足消費者提高語言文字能力、追求更美好文化生活的需求為目標,將語言作為加工對象,對軟硬件語言產(chǎn)品進行產(chǎn)業(yè)化生產(chǎn)和經(jīng)營。
    張華
  • 一流課程建設(shè)需求下創(chuàng)新教學(xué)研究與實踐
    第一階段考核組合邏輯電路部分,閉卷考試,考核基本概念、功能電路分析設(shè)計;第二階段考核,經(jīng)過了兩輪更新,從早期的時序電路測試改為項目考核,其中項目考核從不限內(nèi)容實現(xiàn)電路改為硬件語言實現(xiàn)系統(tǒng)。
    黃麗薇
  • 常用計算機編程語言和選用技巧分析
    匯編語言編程獲得的程序,主要借助硬件屬性,完成計算機硬件語言的控制。匯編語言具有較高的運行效率[2]。
    范芳東
  • 計算機組成與結(jié)構(gòu)課程教學(xué)的改革與研究
    如果讓學(xué)生完全自學(xué)的方式學(xué)習(xí) VHDL硬件語言也是不符合實際情況的。在開始的綜合性實驗,授課教師可以利用“云”平臺,把自己寫好的實驗代碼和步驟上傳到平臺,在線給學(xué)生詳細講解。
    趙森嚴,汪步云,劉三民
  • 嵌入式軟件架構(gòu)分層的內(nèi)涵與優(yōu)缺點
    通常而言,設(shè)備驅(qū)動為單獨的部分,將操作平臺底層硬件語言作為基礎(chǔ)構(gòu)建硬件抽象層,可有效給上層應(yīng)用提供對接端口。(4)調(diào)動系統(tǒng)。在編寫階段能夠合理運用嵌入式操作系統(tǒng)作為基礎(chǔ)加以編寫。
    蒙曉燕
  • 基于MEMS光柵光調(diào)制器陣列的動態(tài)圖像顯示控制方法
    本次動態(tài)圖像顯示控制的電路采用hdl硬件語言進行設(shè)計,電路采用的芯片為fpga。
    孫文軒 陳保同
  • 新工科背景下物聯(lián)網(wǎng)綜合實驗平臺設(shè)計
    物聯(lián)網(wǎng)專業(yè)大一學(xué)生可以選擇arduino進行初級實驗項目設(shè)計,到學(xué)習(xí)完硬件語言基礎(chǔ)課后再進階選擇stm32微處理器進行高級實驗內(nèi)容,由淺入深,符合學(xué)生學(xué)習(xí)的認知規(guī)律。
    董懷國 車楠 杜寧
  • 基于超聲波相控陣的觸覺反饋技術(shù)
    采用 VHDL 硬件語言在片內(nèi)構(gòu)建算法模塊,在 ISE軟件中進行編譯、綜合、仿真,最終實現(xiàn)控制相位發(fā)射。利用 ModelSim(軟件)對部分通道的相位仿真如圖8 所示。
    包成杰 黨征剛 張兵
  • 應(yīng)用型本科院校數(shù)字電路與邏輯系統(tǒng)教學(xué)改革實踐
    教學(xué)過程中,主要采用Multisim軟件進行數(shù)字電路的設(shè)計與仿真;亦可根據(jù)各專業(yè)需求,選擇EDA軟件Quartus II進行系統(tǒng)級仿真,為可編程邏輯器件與硬件語言VHDL/Verilog課程的學(xué)習(xí)打下基礎(chǔ)
    邵璐
  • 關(guān)于計算機嵌入式系統(tǒng)課程的理論和實踐教學(xué)改革的嘗試
    在低年級所學(xué)的基礎(chǔ)課程,如電子線路、模擬電子線路、數(shù)字邏輯電路、硬件語言等屬于硬件類知識,查看或設(shè)計嵌入式系統(tǒng)產(chǎn)品設(shè)計原理圖以及PCB圖的時候會用到此類知識。
    陸紅紅 文藝茹 董玉玟 盧藝 崔艷軍
  • 挑戰(zhàn)壟斷者,擺脫英偉達
    “程序員編了很多(軟件)程序,通過CUDA,能把它編譯成機器最底層的硬件語言,相當于中間翻譯。”
    朱秋雨
  • 永磁直線同步電機改進預(yù)測電流控制
    為了解決延遲問題,文獻[6]采用硬件設(shè)計技術(shù)實現(xiàn)預(yù)測控制,但是基于硬件語言的編程方法不便于開發(fā)算法,具有大量的工程工作。
    趙希梅 楊名冬 金鴻雁
  • “實戰(zhàn)優(yōu)先”教學(xué)模式探索與實踐
    此外,教師用Verilog語言描述常用數(shù)字邏輯單元,讓學(xué)生意識到:數(shù)字邏輯的硬件語言描述比圖形符號更精準而無二義性。
    周士超 唐林波 徐湛 楊凱
  • 100BASE-FX物理層收發(fā)器設(shè)計與仿真 高金輝 汪再興 鄭麗君 劉曉忠
    關(guān) 鍵 詞:以太網(wǎng);物理層;4B/5B編碼;不歸零反相編碼;曼徹斯特編碼;握手協(xié)議;Verilog硬件語言;ModelSim軟件中圖分類號:TN409 文獻標志碼
  • 基于以太網(wǎng)技術(shù)的光電信號檢測系統(tǒng)
    本設(shè)計完全用硬件語言描述設(shè)計UDP/IP協(xié)議,占用資源少、縮短了開發(fā)流程且可靈活使用,降低了實驗成本。
    于波 沈佳怡 戰(zhàn)強 呂秀麗
  • 基于HLS的高精度位移測量算法的硬件加速設(shè)計
    同時,通過HLS技術(shù)將高級語言(C/C++)編譯為FPGA硬件描述語言,降低了硬件設(shè)計的復(fù)雜度,使得不熟悉Verilog等硬件語言的工程師也能進行FPGA設(shè)計,同時使硬件IP核具備了快速適應(yīng)不同項目需求的可移植性和靈活性
    陳昊然 王天昊 路美娜 宋茂新 羅環(huán) 吳曉宇 駱冬根 裘楨煒
  • 永磁同步電機矢量控制專用集成電路的設(shè)計
    本文采用模塊化設(shè)計思想,使用Verilog硬件語言設(shè)計各功能模塊,按具體功能劃分為矢量控制的主要模塊和多個輔助模塊,共同組成閉環(huán)控制架構(gòu),芯片工作流程如圖4所示。
    唐俊龍 龔源浩 楊晟熙 喻華
加載中...
monitor